Efinity® 软件支持

Efinity IDE 概述

Trion logoEfinix® Efinity® IDE 提供了完整的“RTL 至比特流”流程。凭借一个简单易用的 GUI 界面和命令行 脚本支持,Efinity 软件提供了构建针对 Trion®FPGA 的设计所需要的工具。

特点:

  • 提供了旨在使您的设计文件编排有序的项目管理
    • 对 Verilog HDL、SystemVerilog 和 VHDL 语言的支持
    • 设计层次结构、结果文件和报告的图形视图
  • 易于使用的面板,能以自动或手动的方式穿过上述流程(合成、布局、路由、比特流数据文件生成)运行
  • 界面设计器 (Interface Designer) 负责约束至器件外围电路中的功能块的逻辑和分配引脚
  • 引脚底层编辑器 (Floorplan Editor) 负责浏览您的设计的逻辑和路由布局
  • 时序浏览器 (Timing Browser) 和静态时序分析用于估量设计的性能
    • Tcl 命令控制台 (Tcl Command Console) 负责完成时序分析
  • 支持采用 ModelSim、NCSim 或免费 iVerilog 仿真器的仿真流程
  • GUI 和命令行编程器负责配置您的 Trion FPGA 或 Quantum 内核

文件资料

想多了解?

請联系我们

Efinity Software Example Screen Shots

Efinity Software

Video Gallery

The following videos walk you through how to use the Efinity Interface Designer.

Interface Designer Overview
Efinity v2019.3

How to Create GPIO Blocks
Efinity v2019.3

How to Create LVDS Blocks
Efinity v2019.3


How to Create Simple PLL Blocks
Efinity v2019.3

How to Create Advanced PLL Blocks
Efinity v2019.3

How to Create MIPI Blocks
Efinity v2019.3

How to Create DDR DRAM Blocks
Efinity v2019.3